R5F100GEAFB#10
Характеристика
Технология с изключително ниска консумация на енергия
VDD = единично захранващо напрежение от 1,6 до 5,5 V
Режим HALT
Режим СТОП
Режим SNOOZE
RL78 процесорно ядро
CISC архитектура с 3-степенен конвейер
Минимално време за изпълнение на инструкцията: Може да се променя
от висока скорост (0,03125 μs: @ 32 MHz работа
с високоскоростен осцилатор в чипа) до ултра ниска скорост
(30,5 μs: @ 32,768 kHz работа с подсистема
часовник)
Адресно пространство: 1 MB
Регистри с общо предназначение: (8-битов регистър × 8) × 4
банки
Вградена RAM памет: 2 до 32 KB
Код флаш памет
Код флаш памет: 16 до 512 KB
Размер на блока: 1 KB
Забрана за изтриване на блокове и презаписване (сигурност
функция)
Функция за отстраняване на грешки в чипа
Самопрограмиране (с функция за смяна на зареждане/флаш щит
функция прозорец)
Флаш памет за данни
Флаш памет за данни: 4 KB до 8 KB
Задна наземна операция (BGO): Инструкциите могат да бъдат
се изпълнява от паметта на програмата, докато пренаписва
флаш памет за данни.
Брой презаписвания: 1 000 000 пъти (ТИП.)
Напрежение на презаписи: VDD = 1,8 до 5,5 V
Високоскоростен вграден осцилатор
Изберете от 32 MHz, 24 MHz, 16 MHz, 12 MHz, 8 MHz,
6 MHz, 4 MHz, 3 MHz, 2 MHz и 1 MHz
Висока точност: +/- 1,0 % (VDD = 1,8 до 5,5 V, TA = -20
до +85°C)
Работна температура на околната среда
TA = -40 до +85°C (A: Потребителски приложения, D:
Индустриални приложения)
TA = -40 до +105°C (G: Индустриални приложения)
Управление на захранването и функция за нулиране
Вградена в чипа верига за нулиране при включване (POR).
Вграден детектор на напрежение (LVD) (Изберете прекъсване и
нулиране от 14 нива)
DMA (директен достъп до паметта) контролер · 2/4 канала · Брой часовници по време на прехвърляне между 8/16-битов SFR и вътрешна RAM: 2 такта Умножител и делител/умножаващ акумулатор · 16 бита × 16 бита = 32 бита (без знак или със знак) · 32 бита ÷ 32 бита = 32 бита (без знак) · 16 бита × 16 бита + 32 бита = 32 бита (без знак или със знак) Сериен интерфейс · CSI: 2 до 8 канала · UART/UART (поддържа се LIN-bus) : 2 до 4 канала · I2C/опростена I2C комуникация: 3 до 10 канала Таймер · 16-битов таймер: 8 до 16 канала · 12-битов интервален таймер: 1 канал · Часовник в реално време: 1 канал (календар за 99 години, функция за аларма и функция за корекция на часовника) · Таймер за наблюдение: 1 канал (работещ със специалния нискоскоростен осцилатор в чипа) A/D преобразувател · A/D преобразувател с 8/10-битова разделителна способност (VDD = 1,6 до 5,5 V) Аналогов вход: 6 до 26 канала · Вътрешно референтно напрежение (1,45 V) и температурен сензор Забележка 1 I/O порт ·I/O порт: 16 до 120 (N-ch open drain I/O [издържа на напрежение от 6 V]: 0 до 4, N-ch open drain I/O [VDD издържано напрежение Бележка 2/EVDD издържано напрежение Бележка 3]: 5 до 25) · Може да се настрои на N-ch отворен дрейн, TTL входен буфер и издърпващ резистор в чипа · Интерфейс с различен потенциал : Може да се свърже към 1,8/2,5/3 V устройство · Вградена в чипа функция за прекъсване на клавиш · Вграден часовников изход/изходен контролер за зумер Други · Вградена в чипа BCD (двоично кодирана десетична) коригираща схема Бележки 1. Може да се избира само в режим HS (високоскоростен основен) 2. Продукти с 20 до 52 пина 3. Продукти с 64 до 128 пина